D 触发器(DFF)和锁存器
D 触发器(DFF)和锁存器是存储器元件。DFF 在其时钟的一个或另一个边缘(不是两个)上对其输入进行采样,而锁存器在其使能的一个级别上是透明的并且在另一个级别上存储。下图说明了不同之处:
在 VHDL 中建模 DFF 或锁存很容易,但必须考虑以下几个重要方面:
-
DFF 和锁存器的 VHDL 模型之间的差异。
-
如何描述信号的边缘。
-
如何描述同步或异步设置或重置。
D 触发器(DFF)和锁存器是存储器元件。DFF 在其时钟的一个或另一个边缘(不是两个)上对其输入进行采样,而锁存器在其使能的一个级别上是透明的并且在另一个级别上存储。下图说明了不同之处:
在 VHDL 中建模 DFF 或锁存很容易,但必须考虑以下几个重要方面:
DFF 和锁存器的 VHDL 模型之间的差异。
如何描述信号的边缘。
如何描述同步或异步设置或重置。